Back to home page

OSCL-LXR

 
 

    


0001 /* SPDX-License-Identifier: GPL-2.0 */
0002 /*
0003  * Copyright (c) 2018, The Linux Foundation. All rights reserved.
0004  */
0005 
0006 #ifndef _DT_BINDINGS_CLOCK_IPQ_GCC_6018_H
0007 #define _DT_BINDINGS_CLOCK_IPQ_GCC_6018_H
0008 
0009 #define GPLL0                   0
0010 #define UBI32_PLL               1
0011 #define GPLL6                   2
0012 #define GPLL4                   3
0013 #define PCNOC_BFDCD_CLK_SRC         4
0014 #define GPLL2                   5
0015 #define NSS_CRYPTO_PLL              6
0016 #define NSS_PPE_CLK_SRC             7
0017 #define GCC_XO_CLK_SRC              8
0018 #define NSS_CE_CLK_SRC              9
0019 #define GCC_SLEEP_CLK_SRC           10
0020 #define APSS_AHB_CLK_SRC            11
0021 #define NSS_PORT5_RX_CLK_SRC            12
0022 #define NSS_PORT5_TX_CLK_SRC            13
0023 #define PCIE0_AXI_CLK_SRC           14
0024 #define USB0_MASTER_CLK_SRC         15
0025 #define APSS_AHB_POSTDIV_CLK_SRC        16
0026 #define NSS_PORT1_RX_CLK_SRC            17
0027 #define NSS_PORT1_TX_CLK_SRC            18
0028 #define NSS_PORT2_RX_CLK_SRC            19
0029 #define NSS_PORT2_TX_CLK_SRC            20
0030 #define NSS_PORT3_RX_CLK_SRC            21
0031 #define NSS_PORT3_TX_CLK_SRC            22
0032 #define NSS_PORT4_RX_CLK_SRC            23
0033 #define NSS_PORT4_TX_CLK_SRC            24
0034 #define NSS_PORT5_RX_DIV_CLK_SRC        25
0035 #define NSS_PORT5_TX_DIV_CLK_SRC        26
0036 #define APSS_AXI_CLK_SRC            27
0037 #define NSS_CRYPTO_CLK_SRC          28
0038 #define NSS_PORT1_RX_DIV_CLK_SRC        29
0039 #define NSS_PORT1_TX_DIV_CLK_SRC        30
0040 #define NSS_PORT2_RX_DIV_CLK_SRC        31
0041 #define NSS_PORT2_TX_DIV_CLK_SRC        32
0042 #define NSS_PORT3_RX_DIV_CLK_SRC        33
0043 #define NSS_PORT3_TX_DIV_CLK_SRC        34
0044 #define NSS_PORT4_RX_DIV_CLK_SRC        35
0045 #define NSS_PORT4_TX_DIV_CLK_SRC        36
0046 #define NSS_UBI0_CLK_SRC            37
0047 #define BLSP1_QUP1_I2C_APPS_CLK_SRC     38
0048 #define BLSP1_QUP1_SPI_APPS_CLK_SRC     39
0049 #define BLSP1_QUP2_I2C_APPS_CLK_SRC     40
0050 #define BLSP1_QUP2_SPI_APPS_CLK_SRC     41
0051 #define BLSP1_QUP3_I2C_APPS_CLK_SRC     42
0052 #define BLSP1_QUP3_SPI_APPS_CLK_SRC     43
0053 #define BLSP1_QUP4_I2C_APPS_CLK_SRC     44
0054 #define BLSP1_QUP4_SPI_APPS_CLK_SRC     45
0055 #define BLSP1_QUP5_I2C_APPS_CLK_SRC     46
0056 #define BLSP1_QUP5_SPI_APPS_CLK_SRC     47
0057 #define BLSP1_QUP6_I2C_APPS_CLK_SRC     48
0058 #define BLSP1_QUP6_SPI_APPS_CLK_SRC     49
0059 #define BLSP1_UART1_APPS_CLK_SRC        50
0060 #define BLSP1_UART2_APPS_CLK_SRC        51
0061 #define BLSP1_UART3_APPS_CLK_SRC        52
0062 #define BLSP1_UART4_APPS_CLK_SRC        53
0063 #define BLSP1_UART5_APPS_CLK_SRC        54
0064 #define BLSP1_UART6_APPS_CLK_SRC        55
0065 #define CRYPTO_CLK_SRC              56
0066 #define NSS_UBI0_DIV_CLK_SRC            57
0067 #define PCIE0_AUX_CLK_SRC           58
0068 #define PCIE0_PIPE_CLK_SRC          59
0069 #define SDCC1_APPS_CLK_SRC          60
0070 #define USB0_AUX_CLK_SRC            61
0071 #define USB0_MOCK_UTMI_CLK_SRC          62
0072 #define USB0_PIPE_CLK_SRC           63
0073 #define USB1_MOCK_UTMI_CLK_SRC          64
0074 #define GCC_APSS_AHB_CLK            65
0075 #define GCC_APSS_AXI_CLK            66
0076 #define GCC_BLSP1_AHB_CLK           67
0077 #define GCC_BLSP1_QUP1_I2C_APPS_CLK     68
0078 #define GCC_BLSP1_QUP1_SPI_APPS_CLK     69
0079 #define GCC_BLSP1_QUP2_I2C_APPS_CLK     70
0080 #define GCC_BLSP1_QUP2_SPI_APPS_CLK     71
0081 #define GCC_BLSP1_QUP3_I2C_APPS_CLK     72
0082 #define GCC_BLSP1_QUP3_SPI_APPS_CLK     73
0083 #define GCC_BLSP1_QUP4_I2C_APPS_CLK     74
0084 #define GCC_BLSP1_QUP4_SPI_APPS_CLK     75
0085 #define GCC_BLSP1_QUP5_I2C_APPS_CLK     76
0086 #define GCC_BLSP1_QUP5_SPI_APPS_CLK     77
0087 #define GCC_BLSP1_QUP6_I2C_APPS_CLK     78
0088 #define GCC_BLSP1_QUP6_SPI_APPS_CLK     79
0089 #define GCC_BLSP1_UART1_APPS_CLK        80
0090 #define GCC_BLSP1_UART2_APPS_CLK        81
0091 #define GCC_BLSP1_UART3_APPS_CLK        82
0092 #define GCC_BLSP1_UART4_APPS_CLK        83
0093 #define GCC_BLSP1_UART5_APPS_CLK        84
0094 #define GCC_BLSP1_UART6_APPS_CLK        85
0095 #define GCC_CRYPTO_AHB_CLK          86
0096 #define GCC_CRYPTO_AXI_CLK          87
0097 #define GCC_CRYPTO_CLK              88
0098 #define GCC_XO_CLK              89
0099 #define GCC_XO_DIV4_CLK             90
0100 #define GCC_MDIO_AHB_CLK            91
0101 #define GCC_CRYPTO_PPE_CLK          92
0102 #define GCC_NSS_CE_APB_CLK          93
0103 #define GCC_NSS_CE_AXI_CLK          94
0104 #define GCC_NSS_CFG_CLK             95
0105 #define GCC_NSS_CRYPTO_CLK          96
0106 #define GCC_NSS_CSR_CLK             97
0107 #define GCC_NSS_EDMA_CFG_CLK            98
0108 #define GCC_NSS_EDMA_CLK            99
0109 #define GCC_NSS_NOC_CLK             100
0110 #define GCC_NSS_PORT1_RX_CLK            101
0111 #define GCC_NSS_PORT1_TX_CLK            102
0112 #define GCC_NSS_PORT2_RX_CLK            103
0113 #define GCC_NSS_PORT2_TX_CLK            104
0114 #define GCC_NSS_PORT3_RX_CLK            105
0115 #define GCC_NSS_PORT3_TX_CLK            106
0116 #define GCC_NSS_PORT4_RX_CLK            107
0117 #define GCC_NSS_PORT4_TX_CLK            108
0118 #define GCC_NSS_PORT5_RX_CLK            109
0119 #define GCC_NSS_PORT5_TX_CLK            110
0120 #define GCC_NSS_PPE_CFG_CLK         111
0121 #define GCC_NSS_PPE_CLK             112
0122 #define GCC_NSS_PPE_IPE_CLK         113
0123 #define GCC_NSS_PTP_REF_CLK         114
0124 #define GCC_NSSNOC_CE_APB_CLK           115
0125 #define GCC_NSSNOC_CE_AXI_CLK           116
0126 #define GCC_NSSNOC_CRYPTO_CLK           117
0127 #define GCC_NSSNOC_PPE_CFG_CLK          118
0128 #define GCC_NSSNOC_PPE_CLK          119
0129 #define GCC_NSSNOC_QOSGEN_REF_CLK       120
0130 #define GCC_NSSNOC_TIMEOUT_REF_CLK      121
0131 #define GCC_NSSNOC_UBI0_AHB_CLK         122
0132 #define GCC_PORT1_MAC_CLK           123
0133 #define GCC_PORT2_MAC_CLK           124
0134 #define GCC_PORT3_MAC_CLK           125
0135 #define GCC_PORT4_MAC_CLK           126
0136 #define GCC_PORT5_MAC_CLK           127
0137 #define GCC_UBI0_AHB_CLK            128
0138 #define GCC_UBI0_AXI_CLK            129
0139 #define GCC_UBI0_CORE_CLK           130
0140 #define GCC_PCIE0_AHB_CLK           131
0141 #define GCC_PCIE0_AUX_CLK           132
0142 #define GCC_PCIE0_AXI_M_CLK         133
0143 #define GCC_PCIE0_AXI_S_CLK         134
0144 #define GCC_PCIE0_PIPE_CLK          135
0145 #define GCC_PRNG_AHB_CLK            136
0146 #define GCC_QPIC_AHB_CLK            137
0147 #define GCC_QPIC_CLK                138
0148 #define GCC_SDCC1_AHB_CLK           139
0149 #define GCC_SDCC1_APPS_CLK          140
0150 #define GCC_UNIPHY0_AHB_CLK         141
0151 #define GCC_UNIPHY0_PORT1_RX_CLK        142
0152 #define GCC_UNIPHY0_PORT1_TX_CLK        143
0153 #define GCC_UNIPHY0_PORT2_RX_CLK        144
0154 #define GCC_UNIPHY0_PORT2_TX_CLK        145
0155 #define GCC_UNIPHY0_PORT3_RX_CLK        146
0156 #define GCC_UNIPHY0_PORT3_TX_CLK        147
0157 #define GCC_UNIPHY0_PORT4_RX_CLK        148
0158 #define GCC_UNIPHY0_PORT4_TX_CLK        149
0159 #define GCC_UNIPHY0_PORT5_RX_CLK        150
0160 #define GCC_UNIPHY0_PORT5_TX_CLK        151
0161 #define GCC_UNIPHY0_SYS_CLK         152
0162 #define GCC_UNIPHY1_AHB_CLK         153
0163 #define GCC_UNIPHY1_PORT5_RX_CLK        154
0164 #define GCC_UNIPHY1_PORT5_TX_CLK        155
0165 #define GCC_UNIPHY1_SYS_CLK         156
0166 #define GCC_USB0_AUX_CLK            157
0167 #define GCC_USB0_MASTER_CLK         158
0168 #define GCC_USB0_MOCK_UTMI_CLK          159
0169 #define GCC_USB0_PHY_CFG_AHB_CLK        160
0170 #define GCC_USB0_PIPE_CLK           161
0171 #define GCC_USB0_SLEEP_CLK          162
0172 #define GCC_USB1_MASTER_CLK         163
0173 #define GCC_USB1_MOCK_UTMI_CLK          164
0174 #define GCC_USB1_PHY_CFG_AHB_CLK        165
0175 #define GCC_USB1_SLEEP_CLK          166
0176 #define GP1_CLK_SRC             167
0177 #define GP2_CLK_SRC             168
0178 #define GP3_CLK_SRC             169
0179 #define GCC_GP1_CLK             170
0180 #define GCC_GP2_CLK             171
0181 #define GCC_GP3_CLK             172
0182 #define SYSTEM_NOC_BFDCD_CLK_SRC        173
0183 #define GCC_NSSNOC_SNOC_CLK         174
0184 #define GCC_UBI0_NC_AXI_CLK         175
0185 #define GCC_UBI1_NC_AXI_CLK         176
0186 #define GPLL0_MAIN              177
0187 #define UBI32_PLL_MAIN              178
0188 #define GPLL6_MAIN              179
0189 #define GPLL4_MAIN              180
0190 #define GPLL2_MAIN              181
0191 #define NSS_CRYPTO_PLL_MAIN         182
0192 #define GCC_CMN_12GPLL_AHB_CLK          183
0193 #define GCC_CMN_12GPLL_SYS_CLK          184
0194 #define GCC_SNOC_BUS_TIMEOUT2_AHB_CLK       185
0195 #define GCC_SYS_NOC_USB0_AXI_CLK        186
0196 #define GCC_SYS_NOC_PCIE0_AXI_CLK       187
0197 #define QDSS_TSCTR_CLK_SRC          188
0198 #define QDSS_AT_CLK_SRC             189
0199 #define GCC_QDSS_AT_CLK             190
0200 #define GCC_QDSS_DAP_CLK            191
0201 #define ADSS_PWM_CLK_SRC            192
0202 #define GCC_ADSS_PWM_CLK            193
0203 #define SDCC1_ICE_CORE_CLK_SRC          194
0204 #define GCC_SDCC1_ICE_CORE_CLK          195
0205 #define GCC_DCC_CLK             196
0206 #define PCIE0_RCHNG_CLK_SRC         197
0207 #define GCC_PCIE0_AXI_S_BRIDGE_CLK      198
0208 #define PCIE0_RCHNG_CLK             199
0209 #define UBI32_MEM_NOC_BFDCD_CLK_SRC     200
0210 #define WCSS_AHB_CLK_SRC            201
0211 #define Q6_AXI_CLK_SRC              202
0212 #define GCC_Q6SS_PCLKDBG_CLK            203
0213 #define GCC_Q6_TSCTR_1TO2_CLK           204
0214 #define GCC_WCSS_CORE_TBU_CLK           205
0215 #define GCC_WCSS_AXI_M_CLK          206
0216 #define GCC_SYS_NOC_WCSS_AHB_CLK        207
0217 #define GCC_Q6_AXIM_CLK             208
0218 #define GCC_Q6SS_ATBM_CLK           209
0219 #define GCC_WCSS_Q6_TBU_CLK         210
0220 #define GCC_Q6_AXIM2_CLK            211
0221 #define GCC_Q6_AHB_CLK              212
0222 #define GCC_Q6_AHB_S_CLK            213
0223 #define GCC_WCSS_DBG_IFC_APB_CLK        214
0224 #define GCC_WCSS_DBG_IFC_ATB_CLK        215
0225 #define GCC_WCSS_DBG_IFC_NTS_CLK        216
0226 #define GCC_WCSS_DBG_IFC_DAPBUS_CLK     217
0227 #define GCC_WCSS_DBG_IFC_APB_BDG_CLK        218
0228 #define GCC_WCSS_DBG_IFC_ATB_BDG_CLK        219
0229 #define GCC_WCSS_DBG_IFC_NTS_BDG_CLK        220
0230 #define GCC_WCSS_DBG_IFC_DAPBUS_BDG_CLK     221
0231 #define GCC_WCSS_ECAHB_CLK          222
0232 #define GCC_WCSS_ACMT_CLK           223
0233 #define GCC_WCSS_AHB_S_CLK          224
0234 #define GCC_RBCPR_WCSS_CLK          225
0235 #define RBCPR_WCSS_CLK_SRC          226
0236 #define GCC_RBCPR_WCSS_AHB_CLK          227
0237 #define GCC_LPASS_CORE_AXIM_CLK         228
0238 #define GCC_LPASS_SNOC_CFG_CLK          229
0239 #define GCC_LPASS_Q6_AXIM_CLK           230
0240 #define GCC_LPASS_Q6_ATBM_AT_CLK        231
0241 #define GCC_LPASS_Q6_PCLKDBG_CLK        232
0242 #define GCC_LPASS_Q6SS_TSCTR_1TO2_CLK       233
0243 #define GCC_LPASS_Q6SS_TRIG_CLK         234
0244 #define GCC_LPASS_TBU_CLK           235
0245 #define LPASS_CORE_AXIM_CLK_SRC         236
0246 #define LPASS_SNOC_CFG_CLK_SRC          237
0247 #define LPASS_Q6_AXIM_CLK_SRC           238
0248 #define GCC_PCNOC_LPASS_CLK         239
0249 #define GCC_UBI0_UTCM_CLK           240
0250 #define SNOC_NSSNOC_BFDCD_CLK_SRC       241
0251 #define GCC_SNOC_NSSNOC_CLK         242
0252 #define GCC_MEM_NOC_Q6_AXI_CLK          243
0253 #define GCC_MEM_NOC_UBI32_CLK           244
0254 #define GCC_MEM_NOC_LPASS_CLK           245
0255 #define GCC_SNOC_LPASS_CFG_CLK          246
0256 #define GCC_SYS_NOC_QDSS_STM_AXI_CLK        247
0257 #define GCC_QDSS_STM_CLK            248
0258 #define GCC_QDSS_TRACECLKIN_CLK         249
0259 #define QDSS_STM_CLK_SRC            250
0260 #define QDSS_TRACECLKIN_CLK_SRC         251
0261 #define GCC_NSSNOC_ATB_CLK          252
0262 #endif