Back to home page

OSCL-LXR

 
 

    


0001 /* SPDX-License-Identifier: GPL-2.0 */
0002 /*
0003  * This header provides clock numbers for the ingenic,jz4725b-cgu DT binding.
0004  */
0005 
0006 #ifndef __DT_BINDINGS_CLOCK_JZ4725B_CGU_H__
0007 #define __DT_BINDINGS_CLOCK_JZ4725B_CGU_H__
0008 
0009 #define JZ4725B_CLK_EXT     0
0010 #define JZ4725B_CLK_OSC32K  1
0011 #define JZ4725B_CLK_PLL     2
0012 #define JZ4725B_CLK_PLL_HALF    3
0013 #define JZ4725B_CLK_CCLK    4
0014 #define JZ4725B_CLK_HCLK    5
0015 #define JZ4725B_CLK_PCLK    6
0016 #define JZ4725B_CLK_MCLK    7
0017 #define JZ4725B_CLK_IPU     8
0018 #define JZ4725B_CLK_LCD     9
0019 #define JZ4725B_CLK_I2S     10
0020 #define JZ4725B_CLK_SPI     11
0021 #define JZ4725B_CLK_MMC_MUX 12
0022 #define JZ4725B_CLK_UDC     13
0023 #define JZ4725B_CLK_UART    14
0024 #define JZ4725B_CLK_DMA     15
0025 #define JZ4725B_CLK_ADC     16
0026 #define JZ4725B_CLK_I2C     17
0027 #define JZ4725B_CLK_AIC     18
0028 #define JZ4725B_CLK_MMC0    19
0029 #define JZ4725B_CLK_MMC1    20
0030 #define JZ4725B_CLK_BCH     21
0031 #define JZ4725B_CLK_TCU     22
0032 #define JZ4725B_CLK_EXT512  23
0033 #define JZ4725B_CLK_RTC     24
0034 #define JZ4725B_CLK_UDC_PHY 25
0035 
0036 #endif /* __DT_BINDINGS_CLOCK_JZ4725B_CGU_H__ */