0001
0002
0003
0004 #ifndef __RTL92DE_TABLE__H_
0005 #define __RTL92DE_TABLE__H_
0006
0007
0008
0009 #define PHY_REG_2T_ARRAYLENGTH 380
0010 extern u32 rtl8192de_phy_reg_2tarray[PHY_REG_2T_ARRAYLENGTH];
0011 #define PHY_REG_ARRAY_PG_LENGTH 624
0012 extern u32 rtl8192de_phy_reg_array_pg[PHY_REG_ARRAY_PG_LENGTH];
0013 #define RADIOA_2T_ARRAYLENGTH 378
0014 extern u32 rtl8192de_radioa_2tarray[RADIOA_2T_ARRAYLENGTH];
0015 #define RADIOB_2T_ARRAYLENGTH 384
0016 extern u32 rtl8192de_radiob_2tarray[RADIOB_2T_ARRAYLENGTH];
0017 #define RADIOA_2T_INT_PA_ARRAYLENGTH 378
0018 extern u32 rtl8192de_radioa_2t_int_paarray[RADIOA_2T_INT_PA_ARRAYLENGTH];
0019 #define RADIOB_2T_INT_PA_ARRAYLENGTH 384
0020 extern u32 rtl8192de_radiob_2t_int_paarray[RADIOB_2T_INT_PA_ARRAYLENGTH];
0021 #define MAC_2T_ARRAYLENGTH 160
0022 extern u32 rtl8192de_mac_2tarray[MAC_2T_ARRAYLENGTH];
0023 #define AGCTAB_ARRAYLENGTH 386
0024 extern u32 rtl8192de_agctab_array[AGCTAB_ARRAYLENGTH];
0025 #define AGCTAB_5G_ARRAYLENGTH 194
0026 extern u32 rtl8192de_agctab_5garray[AGCTAB_5G_ARRAYLENGTH];
0027 #define AGCTAB_2G_ARRAYLENGTH 194
0028 extern u32 rtl8192de_agctab_2garray[AGCTAB_2G_ARRAYLENGTH];
0029
0030 #endif