0001
0002
0003
0004
0005
0006
0007
0008
0009
0010
0011
0012
0013 #ifndef ASIC_REG_TPC0_EML_CFG_REGS_H_
0014 #define ASIC_REG_TPC0_EML_CFG_REGS_H_
0015
0016
0017
0018
0019
0020
0021
0022 #define mmTPC0_EML_CFG_DBG_CNT 0x3040000
0023
0024 #define mmTPC0_EML_CFG_DBG_STS 0x3040004
0025
0026 #define mmTPC0_EML_CFG_DBG_PADD_0 0x3040008
0027
0028 #define mmTPC0_EML_CFG_DBG_PADD_1 0x304000C
0029
0030 #define mmTPC0_EML_CFG_DBG_PADD_2 0x3040010
0031
0032 #define mmTPC0_EML_CFG_DBG_PADD_3 0x3040014
0033
0034 #define mmTPC0_EML_CFG_DBG_PADD_4 0x3040018
0035
0036 #define mmTPC0_EML_CFG_DBG_PADD_5 0x304001C
0037
0038 #define mmTPC0_EML_CFG_DBG_PADD_6 0x3040020
0039
0040 #define mmTPC0_EML_CFG_DBG_PADD_7 0x3040024
0041
0042 #define mmTPC0_EML_CFG_DBG_PADD_COUNT_0 0x3040028
0043
0044 #define mmTPC0_EML_CFG_DBG_PADD_COUNT_1 0x304002C
0045
0046 #define mmTPC0_EML_CFG_DBG_PADD_COUNT_2 0x3040030
0047
0048 #define mmTPC0_EML_CFG_DBG_PADD_COUNT_3 0x3040034
0049
0050 #define mmTPC0_EML_CFG_DBG_PADD_COUNT_4 0x3040038
0051
0052 #define mmTPC0_EML_CFG_DBG_PADD_COUNT_5 0x304003C
0053
0054 #define mmTPC0_EML_CFG_DBG_PADD_COUNT_6 0x3040040
0055
0056 #define mmTPC0_EML_CFG_DBG_PADD_COUNT_7 0x3040044
0057
0058 #define mmTPC0_EML_CFG_DBG_PADD_COUNT_MATCH_0 0x3040048
0059
0060 #define mmTPC0_EML_CFG_DBG_PADD_COUNT_MATCH_1 0x304004C
0061
0062 #define mmTPC0_EML_CFG_DBG_PADD_COUNT_MATCH_2 0x3040050
0063
0064 #define mmTPC0_EML_CFG_DBG_PADD_COUNT_MATCH_3 0x3040054
0065
0066 #define mmTPC0_EML_CFG_DBG_PADD_COUNT_MATCH_4 0x3040058
0067
0068 #define mmTPC0_EML_CFG_DBG_PADD_COUNT_MATCH_5 0x304005C
0069
0070 #define mmTPC0_EML_CFG_DBG_PADD_COUNT_MATCH_6 0x3040060
0071
0072 #define mmTPC0_EML_CFG_DBG_PADD_COUNT_MATCH_7 0x3040064
0073
0074 #define mmTPC0_EML_CFG_DBG_PADD_EN 0x3040068
0075
0076 #define mmTPC0_EML_CFG_DBG_VPADD_HIGH_0 0x304006C
0077
0078 #define mmTPC0_EML_CFG_DBG_VPADD_HIGH_1 0x3040070
0079
0080 #define mmTPC0_EML_CFG_DBG_VPADD_LOW_0 0x3040074
0081
0082 #define mmTPC0_EML_CFG_DBG_VPADD_LOW_1 0x3040078
0083
0084 #define mmTPC0_EML_CFG_DBG_VPADD_COUNT_0 0x304007C
0085
0086 #define mmTPC0_EML_CFG_DBG_VPADD_COUNT_1 0x3040080
0087
0088 #define mmTPC0_EML_CFG_DBG_VPADD_COUNT_MATCH_0 0x3040084
0089
0090 #define mmTPC0_EML_CFG_DBG_VPADD_COUNT_MATCH_1 0x3040088
0091
0092 #define mmTPC0_EML_CFG_DBG_VPADD_EN 0x304008C
0093
0094 #define mmTPC0_EML_CFG_DBG_SPADD_HIGH_0 0x3040090
0095
0096 #define mmTPC0_EML_CFG_DBG_SPADD_HIGH_1 0x3040094
0097
0098 #define mmTPC0_EML_CFG_DBG_SPADD_LOW_0 0x3040098
0099
0100 #define mmTPC0_EML_CFG_DBG_SPADD_LOW_1 0x304009C
0101
0102 #define mmTPC0_EML_CFG_DBG_SPADD_COUNT_0 0x30400A0
0103
0104 #define mmTPC0_EML_CFG_DBG_SPADD_COUNT_1 0x30400A4
0105
0106 #define mmTPC0_EML_CFG_DBG_SPADD_COUNT_MATCH_0 0x30400A8
0107
0108 #define mmTPC0_EML_CFG_DBG_SPADD_COUNT_MATCH_1 0x30400AC
0109
0110 #define mmTPC0_EML_CFG_DBG_SPADD_EN 0x30400B0
0111
0112 #define mmTPC0_EML_CFG_DBG_AGUADD_MSB_HIGH_0 0x30400B4
0113
0114 #define mmTPC0_EML_CFG_DBG_AGUADD_MSB_HIGH_1 0x30400B8
0115
0116 #define mmTPC0_EML_CFG_DBG_AGUADD_MSB_LOW_0 0x30400BC
0117
0118 #define mmTPC0_EML_CFG_DBG_AGUADD_MSB_LOW_1 0x30400C0
0119
0120 #define mmTPC0_EML_CFG_DBG_AGUADD_LSB_HIGH_0 0x30400C4
0121
0122 #define mmTPC0_EML_CFG_DBG_AGUADD_LSB_HIGH_1 0x30400C8
0123
0124 #define mmTPC0_EML_CFG_DBG_AGUADD_LSB_LOW_0 0x30400CC
0125
0126 #define mmTPC0_EML_CFG_DBG_AGUADD_LSB_LOW_1 0x30400D0
0127
0128 #define mmTPC0_EML_CFG_DBG_AGUADD_COUNT_0 0x30400D4
0129
0130 #define mmTPC0_EML_CFG_DBG_AGUADD_COUNT_1 0x30400D8
0131
0132 #define mmTPC0_EML_CFG_DBG_AGUADD_COUNT_MATCH_0 0x30400DC
0133
0134 #define mmTPC0_EML_CFG_DBG_AGUADD_COUNT_MATCH_1 0x30400E0
0135
0136 #define mmTPC0_EML_CFG_DBG_AGUADD_EN 0x30400E4
0137
0138 #define mmTPC0_EML_CFG_DBG_AXIHBWADD_MSB_HIGH_0 0x30400E8
0139
0140 #define mmTPC0_EML_CFG_DBG_AXIHBWADD_MSB_HIGH_1 0x30400EC
0141
0142 #define mmTPC0_EML_CFG_DBG_AXIHBWADD_MSB_LOW_0 0x30400F0
0143
0144 #define mmTPC0_EML_CFG_DBG_AXIHBWADD_MSB_LOW_1 0x30400F4
0145
0146 #define mmTPC0_EML_CFG_DBG_AXIHBWADD_LSB_HIGH_0 0x30400F8
0147
0148 #define mmTPC0_EML_CFG_DBG_AXIHBWADD_LSB_HIGH_1 0x30400FC
0149
0150 #define mmTPC0_EML_CFG_DBG_AXIHBWADD_LSB_LOW_0 0x3040100
0151
0152 #define mmTPC0_EML_CFG_DBG_AXIHBWADD_LSB_LOW_1 0x3040104
0153
0154 #define mmTPC0_EML_CFG_DBG_AXIHBWADD_COUNT_0 0x3040108
0155
0156 #define mmTPC0_EML_CFG_DBG_AXIHBWADD_COUNT_1 0x304010C
0157
0158 #define mmTPC0_EML_CFG_DBG_AXIHBWADD_COUNT_MATCH_0 0x3040110
0159
0160 #define mmTPC0_EML_CFG_DBG_AXIHBWADD_COUNT_MATCH_1 0x3040114
0161
0162 #define mmTPC0_EML_CFG_DBG_AXIHBWADD_EN 0x3040118
0163
0164 #define mmTPC0_EML_CFG_DBG_AXILBWADD_MSB_HIGH_0 0x304011C
0165
0166 #define mmTPC0_EML_CFG_DBG_AXILBWADD_MSB_HIGH_1 0x3040120
0167
0168 #define mmTPC0_EML_CFG_DBG_AXILBWADD_MSB_LOW_0 0x3040124
0169
0170 #define mmTPC0_EML_CFG_DBG_AXILBWADD_MSB_LOW_1 0x3040128
0171
0172 #define mmTPC0_EML_CFG_DBG_AXILBWADD_LSB_HIGH_0 0x304012C
0173
0174 #define mmTPC0_EML_CFG_DBG_AXILBWADD_LSB_HIGH_1 0x3040130
0175
0176 #define mmTPC0_EML_CFG_DBG_AXILBWADD_LSB_LOW_0 0x3040134
0177
0178 #define mmTPC0_EML_CFG_DBG_AXILBWADD_LSB_LOW_1 0x3040138
0179
0180 #define mmTPC0_EML_CFG_DBG_AXILBWADD_COUNT_0 0x304013C
0181
0182 #define mmTPC0_EML_CFG_DBG_AXILBWADD_COUNT_1 0x3040140
0183
0184 #define mmTPC0_EML_CFG_DBG_AXILBWADD_COUNT_MATCH_0 0x3040144
0185
0186 #define mmTPC0_EML_CFG_DBG_AXILBWADD_COUNT_MATCH_1 0x3040148
0187
0188 #define mmTPC0_EML_CFG_DBG_AXILBWADD_EN 0x304014C
0189
0190 #define mmTPC0_EML_CFG_DBG_SPDATA_0 0x3040150
0191
0192 #define mmTPC0_EML_CFG_DBG_SPDATA_1 0x3040154
0193
0194 #define mmTPC0_EML_CFG_DBG_SPDATA_COUNT_0 0x3040158
0195
0196 #define mmTPC0_EML_CFG_DBG_SPDATA_COUNT_1 0x304015C
0197
0198 #define mmTPC0_EML_CFG_DBG_SPDATA_COUNT_MATCH_0 0x3040160
0199
0200 #define mmTPC0_EML_CFG_DBG_SPDATA_COUNT_MATCH_1 0x3040164
0201
0202 #define mmTPC0_EML_CFG_DBG_SPDATA_EN 0x3040168
0203
0204 #define mmTPC0_EML_CFG_DBG_AXIHBWDATA_0 0x304016C
0205
0206 #define mmTPC0_EML_CFG_DBG_AXIHBWDATA_1 0x3040170
0207
0208 #define mmTPC0_EML_CFG_DBG_AXIHBWDATA_2 0x3040174
0209
0210 #define mmTPC0_EML_CFG_DBG_AXIHBWDATA_3 0x3040178
0211
0212 #define mmTPC0_EML_CFG_DBG_AXIHBWDATA_4 0x304017C
0213
0214 #define mmTPC0_EML_CFG_DBG_AXIHBWDATA_5 0x3040180
0215
0216 #define mmTPC0_EML_CFG_DBG_AXIHBWDATA_6 0x3040184
0217
0218 #define mmTPC0_EML_CFG_DBG_AXIHBWDATA_7 0x3040188
0219
0220 #define mmTPC0_EML_CFG_DBG_AXIHBWDATA_8 0x304018C
0221
0222 #define mmTPC0_EML_CFG_DBG_AXIHBWDATA_9 0x3040190
0223
0224 #define mmTPC0_EML_CFG_DBG_AXIHBWDATA_10 0x3040194
0225
0226 #define mmTPC0_EML_CFG_DBG_AXIHBWDATA_11 0x3040198
0227
0228 #define mmTPC0_EML_CFG_DBG_AXIHBWDATA_12 0x304019C
0229
0230 #define mmTPC0_EML_CFG_DBG_AXIHBWDATA_13 0x30401A0
0231
0232 #define mmTPC0_EML_CFG_DBG_AXIHBWDATA_14 0x30401A4
0233
0234 #define mmTPC0_EML_CFG_DBG_AXIHBWDATA_15 0x30401A8
0235
0236 #define mmTPC0_EML_CFG_DBG_AXIHBWDATA_16 0x30401AC
0237
0238 #define mmTPC0_EML_CFG_DBG_AXIHBWDATA_17 0x30401B0
0239
0240 #define mmTPC0_EML_CFG_DBG_AXIHBWDATA_18 0x30401B4
0241
0242 #define mmTPC0_EML_CFG_DBG_AXIHBWDATA_19 0x30401B8
0243
0244 #define mmTPC0_EML_CFG_DBG_AXIHBWDATA_20 0x30401BC
0245
0246 #define mmTPC0_EML_CFG_DBG_AXIHBWDATA_21 0x30401C0
0247
0248 #define mmTPC0_EML_CFG_DBG_AXIHBWDATA_22 0x30401C4
0249
0250 #define mmTPC0_EML_CFG_DBG_AXIHBWDATA_23 0x30401C8
0251
0252 #define mmTPC0_EML_CFG_DBG_AXIHBWDATA_24 0x30401CC
0253
0254 #define mmTPC0_EML_CFG_DBG_AXIHBWDATA_25 0x30401D0
0255
0256 #define mmTPC0_EML_CFG_DBG_AXIHBWDATA_26 0x30401D4
0257
0258 #define mmTPC0_EML_CFG_DBG_AXIHBWDATA_27 0x30401D8
0259
0260 #define mmTPC0_EML_CFG_DBG_AXIHBWDATA_28 0x30401DC
0261
0262 #define mmTPC0_EML_CFG_DBG_AXIHBWDATA_29 0x30401E0
0263
0264 #define mmTPC0_EML_CFG_DBG_AXIHBWDATA_30 0x30401E4
0265
0266 #define mmTPC0_EML_CFG_DBG_AXIHBWDATA_31 0x30401E8
0267
0268 #define mmTPC0_EML_CFG_DBG_AXIHBWDATA_COUNT 0x30401EC
0269
0270 #define mmTPC0_EML_CFG_DBG_AXIHBWDAT_COUNT_MATCH 0x30401F0
0271
0272 #define mmTPC0_EML_CFG_DBG_AXIHBWDATA_EN 0x30401F4
0273
0274 #define mmTPC0_EML_CFG_DBG_AXILBWDATA 0x30401F8
0275
0276 #define mmTPC0_EML_CFG_DBG_AXILBWDATA_COUNT 0x30401FC
0277
0278 #define mmTPC0_EML_CFG_DBG_AXILBWDAT_COUNT_MATCH 0x3040200
0279
0280 #define mmTPC0_EML_CFG_DBG_AXILBWDATA_EN 0x3040204
0281
0282 #define mmTPC0_EML_CFG_DBG_D0_PC 0x3040208
0283
0284 #define mmTPC0_EML_CFG_RTTCONFIG 0x3040300
0285
0286 #define mmTPC0_EML_CFG_RTTPREDICATE 0x3040304
0287
0288 #define mmTPC0_EML_CFG_RTTPREDICATE_INTV 0x3040308
0289
0290 #define mmTPC0_EML_CFG_RTTTS 0x304030C
0291
0292 #define mmTPC0_EML_CFG_RTTTS_INTV 0x3040310
0293
0294 #define mmTPC0_EML_CFG_DBG_INST_INSERT_0 0x3040314
0295
0296 #define mmTPC0_EML_CFG_DBG_INST_INSERT_1 0x3040318
0297
0298 #define mmTPC0_EML_CFG_DBG_INST_INSERT_2 0x304031C
0299
0300 #define mmTPC0_EML_CFG_DBG_INST_INSERT_3 0x3040320
0301
0302 #define mmTPC0_EML_CFG_DBG_INST_INSERT_4 0x3040324
0303
0304 #define mmTPC0_EML_CFG_DBG_INST_INSERT_5 0x3040328
0305
0306 #define mmTPC0_EML_CFG_DBG_INST_INSERT_6 0x304032C
0307
0308 #define mmTPC0_EML_CFG_DBG_INST_INSERT_7 0x3040330
0309
0310 #define mmTPC0_EML_CFG_DBG_INST_INSERT_CTL 0x3040334
0311
0312 #endif