0001
0002
0003
0004
0005
0006
0007
0008
0009
0010
0011
0012
0013 #ifndef ASIC_REG_NIC0_QM1_REGS_H_
0014 #define ASIC_REG_NIC0_QM1_REGS_H_
0015
0016
0017
0018
0019
0020
0021
0022 #define mmNIC0_QM1_GLBL_CFG0 0xCE2000
0023
0024 #define mmNIC0_QM1_GLBL_CFG1 0xCE2004
0025
0026 #define mmNIC0_QM1_GLBL_PROT 0xCE2008
0027
0028 #define mmNIC0_QM1_GLBL_ERR_CFG 0xCE200C
0029
0030 #define mmNIC0_QM1_GLBL_SECURE_PROPS_0 0xCE2010
0031
0032 #define mmNIC0_QM1_GLBL_SECURE_PROPS_1 0xCE2014
0033
0034 #define mmNIC0_QM1_GLBL_SECURE_PROPS_2 0xCE2018
0035
0036 #define mmNIC0_QM1_GLBL_SECURE_PROPS_3 0xCE201C
0037
0038 #define mmNIC0_QM1_GLBL_SECURE_PROPS_4 0xCE2020
0039
0040 #define mmNIC0_QM1_GLBL_NON_SECURE_PROPS_0 0xCE2024
0041
0042 #define mmNIC0_QM1_GLBL_NON_SECURE_PROPS_1 0xCE2028
0043
0044 #define mmNIC0_QM1_GLBL_NON_SECURE_PROPS_2 0xCE202C
0045
0046 #define mmNIC0_QM1_GLBL_NON_SECURE_PROPS_3 0xCE2030
0047
0048 #define mmNIC0_QM1_GLBL_NON_SECURE_PROPS_4 0xCE2034
0049
0050 #define mmNIC0_QM1_GLBL_STS0 0xCE2038
0051
0052 #define mmNIC0_QM1_GLBL_STS1_0 0xCE2040
0053
0054 #define mmNIC0_QM1_GLBL_STS1_1 0xCE2044
0055
0056 #define mmNIC0_QM1_GLBL_STS1_2 0xCE2048
0057
0058 #define mmNIC0_QM1_GLBL_STS1_3 0xCE204C
0059
0060 #define mmNIC0_QM1_GLBL_STS1_4 0xCE2050
0061
0062 #define mmNIC0_QM1_GLBL_MSG_EN_0 0xCE2054
0063
0064 #define mmNIC0_QM1_GLBL_MSG_EN_1 0xCE2058
0065
0066 #define mmNIC0_QM1_GLBL_MSG_EN_2 0xCE205C
0067
0068 #define mmNIC0_QM1_GLBL_MSG_EN_3 0xCE2060
0069
0070 #define mmNIC0_QM1_GLBL_MSG_EN_4 0xCE2068
0071
0072 #define mmNIC0_QM1_PQ_BASE_LO_0 0xCE2070
0073
0074 #define mmNIC0_QM1_PQ_BASE_LO_1 0xCE2074
0075
0076 #define mmNIC0_QM1_PQ_BASE_LO_2 0xCE2078
0077
0078 #define mmNIC0_QM1_PQ_BASE_LO_3 0xCE207C
0079
0080 #define mmNIC0_QM1_PQ_BASE_HI_0 0xCE2080
0081
0082 #define mmNIC0_QM1_PQ_BASE_HI_1 0xCE2084
0083
0084 #define mmNIC0_QM1_PQ_BASE_HI_2 0xCE2088
0085
0086 #define mmNIC0_QM1_PQ_BASE_HI_3 0xCE208C
0087
0088 #define mmNIC0_QM1_PQ_SIZE_0 0xCE2090
0089
0090 #define mmNIC0_QM1_PQ_SIZE_1 0xCE2094
0091
0092 #define mmNIC0_QM1_PQ_SIZE_2 0xCE2098
0093
0094 #define mmNIC0_QM1_PQ_SIZE_3 0xCE209C
0095
0096 #define mmNIC0_QM1_PQ_PI_0 0xCE20A0
0097
0098 #define mmNIC0_QM1_PQ_PI_1 0xCE20A4
0099
0100 #define mmNIC0_QM1_PQ_PI_2 0xCE20A8
0101
0102 #define mmNIC0_QM1_PQ_PI_3 0xCE20AC
0103
0104 #define mmNIC0_QM1_PQ_CI_0 0xCE20B0
0105
0106 #define mmNIC0_QM1_PQ_CI_1 0xCE20B4
0107
0108 #define mmNIC0_QM1_PQ_CI_2 0xCE20B8
0109
0110 #define mmNIC0_QM1_PQ_CI_3 0xCE20BC
0111
0112 #define mmNIC0_QM1_PQ_CFG0_0 0xCE20C0
0113
0114 #define mmNIC0_QM1_PQ_CFG0_1 0xCE20C4
0115
0116 #define mmNIC0_QM1_PQ_CFG0_2 0xCE20C8
0117
0118 #define mmNIC0_QM1_PQ_CFG0_3 0xCE20CC
0119
0120 #define mmNIC0_QM1_PQ_CFG1_0 0xCE20D0
0121
0122 #define mmNIC0_QM1_PQ_CFG1_1 0xCE20D4
0123
0124 #define mmNIC0_QM1_PQ_CFG1_2 0xCE20D8
0125
0126 #define mmNIC0_QM1_PQ_CFG1_3 0xCE20DC
0127
0128 #define mmNIC0_QM1_PQ_ARUSER_31_11_0 0xCE20E0
0129
0130 #define mmNIC0_QM1_PQ_ARUSER_31_11_1 0xCE20E4
0131
0132 #define mmNIC0_QM1_PQ_ARUSER_31_11_2 0xCE20E8
0133
0134 #define mmNIC0_QM1_PQ_ARUSER_31_11_3 0xCE20EC
0135
0136 #define mmNIC0_QM1_PQ_STS0_0 0xCE20F0
0137
0138 #define mmNIC0_QM1_PQ_STS0_1 0xCE20F4
0139
0140 #define mmNIC0_QM1_PQ_STS0_2 0xCE20F8
0141
0142 #define mmNIC0_QM1_PQ_STS0_3 0xCE20FC
0143
0144 #define mmNIC0_QM1_PQ_STS1_0 0xCE2100
0145
0146 #define mmNIC0_QM1_PQ_STS1_1 0xCE2104
0147
0148 #define mmNIC0_QM1_PQ_STS1_2 0xCE2108
0149
0150 #define mmNIC0_QM1_PQ_STS1_3 0xCE210C
0151
0152 #define mmNIC0_QM1_CQ_CFG0_0 0xCE2110
0153
0154 #define mmNIC0_QM1_CQ_CFG0_1 0xCE2114
0155
0156 #define mmNIC0_QM1_CQ_CFG0_2 0xCE2118
0157
0158 #define mmNIC0_QM1_CQ_CFG0_3 0xCE211C
0159
0160 #define mmNIC0_QM1_CQ_CFG0_4 0xCE2120
0161
0162 #define mmNIC0_QM1_CQ_CFG1_0 0xCE2124
0163
0164 #define mmNIC0_QM1_CQ_CFG1_1 0xCE2128
0165
0166 #define mmNIC0_QM1_CQ_CFG1_2 0xCE212C
0167
0168 #define mmNIC0_QM1_CQ_CFG1_3 0xCE2130
0169
0170 #define mmNIC0_QM1_CQ_CFG1_4 0xCE2134
0171
0172 #define mmNIC0_QM1_CQ_ARUSER_31_11_0 0xCE2138
0173
0174 #define mmNIC0_QM1_CQ_ARUSER_31_11_1 0xCE213C
0175
0176 #define mmNIC0_QM1_CQ_ARUSER_31_11_2 0xCE2140
0177
0178 #define mmNIC0_QM1_CQ_ARUSER_31_11_3 0xCE2144
0179
0180 #define mmNIC0_QM1_CQ_ARUSER_31_11_4 0xCE2148
0181
0182 #define mmNIC0_QM1_CQ_STS0_0 0xCE214C
0183
0184 #define mmNIC0_QM1_CQ_STS0_1 0xCE2150
0185
0186 #define mmNIC0_QM1_CQ_STS0_2 0xCE2154
0187
0188 #define mmNIC0_QM1_CQ_STS0_3 0xCE2158
0189
0190 #define mmNIC0_QM1_CQ_STS0_4 0xCE215C
0191
0192 #define mmNIC0_QM1_CQ_STS1_0 0xCE2160
0193
0194 #define mmNIC0_QM1_CQ_STS1_1 0xCE2164
0195
0196 #define mmNIC0_QM1_CQ_STS1_2 0xCE2168
0197
0198 #define mmNIC0_QM1_CQ_STS1_3 0xCE216C
0199
0200 #define mmNIC0_QM1_CQ_STS1_4 0xCE2170
0201
0202 #define mmNIC0_QM1_CQ_PTR_LO_0 0xCE2174
0203
0204 #define mmNIC0_QM1_CQ_PTR_HI_0 0xCE2178
0205
0206 #define mmNIC0_QM1_CQ_TSIZE_0 0xCE217C
0207
0208 #define mmNIC0_QM1_CQ_CTL_0 0xCE2180
0209
0210 #define mmNIC0_QM1_CQ_PTR_LO_1 0xCE2184
0211
0212 #define mmNIC0_QM1_CQ_PTR_HI_1 0xCE2188
0213
0214 #define mmNIC0_QM1_CQ_TSIZE_1 0xCE218C
0215
0216 #define mmNIC0_QM1_CQ_CTL_1 0xCE2190
0217
0218 #define mmNIC0_QM1_CQ_PTR_LO_2 0xCE2194
0219
0220 #define mmNIC0_QM1_CQ_PTR_HI_2 0xCE2198
0221
0222 #define mmNIC0_QM1_CQ_TSIZE_2 0xCE219C
0223
0224 #define mmNIC0_QM1_CQ_CTL_2 0xCE21A0
0225
0226 #define mmNIC0_QM1_CQ_PTR_LO_3 0xCE21A4
0227
0228 #define mmNIC0_QM1_CQ_PTR_HI_3 0xCE21A8
0229
0230 #define mmNIC0_QM1_CQ_TSIZE_3 0xCE21AC
0231
0232 #define mmNIC0_QM1_CQ_CTL_3 0xCE21B0
0233
0234 #define mmNIC0_QM1_CQ_PTR_LO_4 0xCE21B4
0235
0236 #define mmNIC0_QM1_CQ_PTR_HI_4 0xCE21B8
0237
0238 #define mmNIC0_QM1_CQ_TSIZE_4 0xCE21BC
0239
0240 #define mmNIC0_QM1_CQ_CTL_4 0xCE21C0
0241
0242 #define mmNIC0_QM1_CQ_PTR_LO_STS_0 0xCE21C4
0243
0244 #define mmNIC0_QM1_CQ_PTR_LO_STS_1 0xCE21C8
0245
0246 #define mmNIC0_QM1_CQ_PTR_LO_STS_2 0xCE21CC
0247
0248 #define mmNIC0_QM1_CQ_PTR_LO_STS_3 0xCE21D0
0249
0250 #define mmNIC0_QM1_CQ_PTR_LO_STS_4 0xCE21D4
0251
0252 #define mmNIC0_QM1_CQ_PTR_HI_STS_0 0xCE21D8
0253
0254 #define mmNIC0_QM1_CQ_PTR_HI_STS_1 0xCE21DC
0255
0256 #define mmNIC0_QM1_CQ_PTR_HI_STS_2 0xCE21E0
0257
0258 #define mmNIC0_QM1_CQ_PTR_HI_STS_3 0xCE21E4
0259
0260 #define mmNIC0_QM1_CQ_PTR_HI_STS_4 0xCE21E8
0261
0262 #define mmNIC0_QM1_CQ_TSIZE_STS_0 0xCE21EC
0263
0264 #define mmNIC0_QM1_CQ_TSIZE_STS_1 0xCE21F0
0265
0266 #define mmNIC0_QM1_CQ_TSIZE_STS_2 0xCE21F4
0267
0268 #define mmNIC0_QM1_CQ_TSIZE_STS_3 0xCE21F8
0269
0270 #define mmNIC0_QM1_CQ_TSIZE_STS_4 0xCE21FC
0271
0272 #define mmNIC0_QM1_CQ_CTL_STS_0 0xCE2200
0273
0274 #define mmNIC0_QM1_CQ_CTL_STS_1 0xCE2204
0275
0276 #define mmNIC0_QM1_CQ_CTL_STS_2 0xCE2208
0277
0278 #define mmNIC0_QM1_CQ_CTL_STS_3 0xCE220C
0279
0280 #define mmNIC0_QM1_CQ_CTL_STS_4 0xCE2210
0281
0282 #define mmNIC0_QM1_CQ_IFIFO_CNT_0 0xCE2214
0283
0284 #define mmNIC0_QM1_CQ_IFIFO_CNT_1 0xCE2218
0285
0286 #define mmNIC0_QM1_CQ_IFIFO_CNT_2 0xCE221C
0287
0288 #define mmNIC0_QM1_CQ_IFIFO_CNT_3 0xCE2220
0289
0290 #define mmNIC0_QM1_CQ_IFIFO_CNT_4 0xCE2224
0291
0292 #define mmNIC0_QM1_CP_MSG_BASE0_ADDR_LO_0 0xCE2228
0293
0294 #define mmNIC0_QM1_CP_MSG_BASE0_ADDR_LO_1 0xCE222C
0295
0296 #define mmNIC0_QM1_CP_MSG_BASE0_ADDR_LO_2 0xCE2230
0297
0298 #define mmNIC0_QM1_CP_MSG_BASE0_ADDR_LO_3 0xCE2234
0299
0300 #define mmNIC0_QM1_CP_MSG_BASE0_ADDR_LO_4 0xCE2238
0301
0302 #define mmNIC0_QM1_CP_MSG_BASE0_ADDR_HI_0 0xCE223C
0303
0304 #define mmNIC0_QM1_CP_MSG_BASE0_ADDR_HI_1 0xCE2240
0305
0306 #define mmNIC0_QM1_CP_MSG_BASE0_ADDR_HI_2 0xCE2244
0307
0308 #define mmNIC0_QM1_CP_MSG_BASE0_ADDR_HI_3 0xCE2248
0309
0310 #define mmNIC0_QM1_CP_MSG_BASE0_ADDR_HI_4 0xCE224C
0311
0312 #define mmNIC0_QM1_CP_MSG_BASE1_ADDR_LO_0 0xCE2250
0313
0314 #define mmNIC0_QM1_CP_MSG_BASE1_ADDR_LO_1 0xCE2254
0315
0316 #define mmNIC0_QM1_CP_MSG_BASE1_ADDR_LO_2 0xCE2258
0317
0318 #define mmNIC0_QM1_CP_MSG_BASE1_ADDR_LO_3 0xCE225C
0319
0320 #define mmNIC0_QM1_CP_MSG_BASE1_ADDR_LO_4 0xCE2260
0321
0322 #define mmNIC0_QM1_CP_MSG_BASE1_ADDR_HI_0 0xCE2264
0323
0324 #define mmNIC0_QM1_CP_MSG_BASE1_ADDR_HI_1 0xCE2268
0325
0326 #define mmNIC0_QM1_CP_MSG_BASE1_ADDR_HI_2 0xCE226C
0327
0328 #define mmNIC0_QM1_CP_MSG_BASE1_ADDR_HI_3 0xCE2270
0329
0330 #define mmNIC0_QM1_CP_MSG_BASE1_ADDR_HI_4 0xCE2274
0331
0332 #define mmNIC0_QM1_CP_MSG_BASE2_ADDR_LO_0 0xCE2278
0333
0334 #define mmNIC0_QM1_CP_MSG_BASE2_ADDR_LO_1 0xCE227C
0335
0336 #define mmNIC0_QM1_CP_MSG_BASE2_ADDR_LO_2 0xCE2280
0337
0338 #define mmNIC0_QM1_CP_MSG_BASE2_ADDR_LO_3 0xCE2284
0339
0340 #define mmNIC0_QM1_CP_MSG_BASE2_ADDR_LO_4 0xCE2288
0341
0342 #define mmNIC0_QM1_CP_MSG_BASE2_ADDR_HI_0 0xCE228C
0343
0344 #define mmNIC0_QM1_CP_MSG_BASE2_ADDR_HI_1 0xCE2290
0345
0346 #define mmNIC0_QM1_CP_MSG_BASE2_ADDR_HI_2 0xCE2294
0347
0348 #define mmNIC0_QM1_CP_MSG_BASE2_ADDR_HI_3 0xCE2298
0349
0350 #define mmNIC0_QM1_CP_MSG_BASE2_ADDR_HI_4 0xCE229C
0351
0352 #define mmNIC0_QM1_CP_MSG_BASE3_ADDR_LO_0 0xCE22A0
0353
0354 #define mmNIC0_QM1_CP_MSG_BASE3_ADDR_LO_1 0xCE22A4
0355
0356 #define mmNIC0_QM1_CP_MSG_BASE3_ADDR_LO_2 0xCE22A8
0357
0358 #define mmNIC0_QM1_CP_MSG_BASE3_ADDR_LO_3 0xCE22AC
0359
0360 #define mmNIC0_QM1_CP_MSG_BASE3_ADDR_LO_4 0xCE22B0
0361
0362 #define mmNIC0_QM1_CP_MSG_BASE3_ADDR_HI_0 0xCE22B4
0363
0364 #define mmNIC0_QM1_CP_MSG_BASE3_ADDR_HI_1 0xCE22B8
0365
0366 #define mmNIC0_QM1_CP_MSG_BASE3_ADDR_HI_2 0xCE22BC
0367
0368 #define mmNIC0_QM1_CP_MSG_BASE3_ADDR_HI_3 0xCE22C0
0369
0370 #define mmNIC0_QM1_CP_MSG_BASE3_ADDR_HI_4 0xCE22C4
0371
0372 #define mmNIC0_QM1_CP_LDMA_TSIZE_OFFSET_0 0xCE22C8
0373
0374 #define mmNIC0_QM1_CP_LDMA_TSIZE_OFFSET_1 0xCE22CC
0375
0376 #define mmNIC0_QM1_CP_LDMA_TSIZE_OFFSET_2 0xCE22D0
0377
0378 #define mmNIC0_QM1_CP_LDMA_TSIZE_OFFSET_3 0xCE22D4
0379
0380 #define mmNIC0_QM1_CP_LDMA_TSIZE_OFFSET_4 0xCE22D8
0381
0382 #define mmNIC0_QM1_CP_LDMA_SRC_BASE_LO_OFFSET_0 0xCE22E0
0383
0384 #define mmNIC0_QM1_CP_LDMA_SRC_BASE_LO_OFFSET_1 0xCE22E4
0385
0386 #define mmNIC0_QM1_CP_LDMA_SRC_BASE_LO_OFFSET_2 0xCE22E8
0387
0388 #define mmNIC0_QM1_CP_LDMA_SRC_BASE_LO_OFFSET_3 0xCE22EC
0389
0390 #define mmNIC0_QM1_CP_LDMA_SRC_BASE_LO_OFFSET_4 0xCE22F0
0391
0392 #define mmNIC0_QM1_CP_LDMA_DST_BASE_LO_OFFSET_0 0xCE22F4
0393
0394 #define mmNIC0_QM1_CP_LDMA_DST_BASE_LO_OFFSET_1 0xCE22F8
0395
0396 #define mmNIC0_QM1_CP_LDMA_DST_BASE_LO_OFFSET_2 0xCE22FC
0397
0398 #define mmNIC0_QM1_CP_LDMA_DST_BASE_LO_OFFSET_3 0xCE2300
0399
0400 #define mmNIC0_QM1_CP_LDMA_DST_BASE_LO_OFFSET_4 0xCE2304
0401
0402 #define mmNIC0_QM1_CP_FENCE0_RDATA_0 0xCE2308
0403
0404 #define mmNIC0_QM1_CP_FENCE0_RDATA_1 0xCE230C
0405
0406 #define mmNIC0_QM1_CP_FENCE0_RDATA_2 0xCE2310
0407
0408 #define mmNIC0_QM1_CP_FENCE0_RDATA_3 0xCE2314
0409
0410 #define mmNIC0_QM1_CP_FENCE0_RDATA_4 0xCE2318
0411
0412 #define mmNIC0_QM1_CP_FENCE1_RDATA_0 0xCE231C
0413
0414 #define mmNIC0_QM1_CP_FENCE1_RDATA_1 0xCE2320
0415
0416 #define mmNIC0_QM1_CP_FENCE1_RDATA_2 0xCE2324
0417
0418 #define mmNIC0_QM1_CP_FENCE1_RDATA_3 0xCE2328
0419
0420 #define mmNIC0_QM1_CP_FENCE1_RDATA_4 0xCE232C
0421
0422 #define mmNIC0_QM1_CP_FENCE2_RDATA_0 0xCE2330
0423
0424 #define mmNIC0_QM1_CP_FENCE2_RDATA_1 0xCE2334
0425
0426 #define mmNIC0_QM1_CP_FENCE2_RDATA_2 0xCE2338
0427
0428 #define mmNIC0_QM1_CP_FENCE2_RDATA_3 0xCE233C
0429
0430 #define mmNIC0_QM1_CP_FENCE2_RDATA_4 0xCE2340
0431
0432 #define mmNIC0_QM1_CP_FENCE3_RDATA_0 0xCE2344
0433
0434 #define mmNIC0_QM1_CP_FENCE3_RDATA_1 0xCE2348
0435
0436 #define mmNIC0_QM1_CP_FENCE3_RDATA_2 0xCE234C
0437
0438 #define mmNIC0_QM1_CP_FENCE3_RDATA_3 0xCE2350
0439
0440 #define mmNIC0_QM1_CP_FENCE3_RDATA_4 0xCE2354
0441
0442 #define mmNIC0_QM1_CP_FENCE0_CNT_0 0xCE2358
0443
0444 #define mmNIC0_QM1_CP_FENCE0_CNT_1 0xCE235C
0445
0446 #define mmNIC0_QM1_CP_FENCE0_CNT_2 0xCE2360
0447
0448 #define mmNIC0_QM1_CP_FENCE0_CNT_3 0xCE2364
0449
0450 #define mmNIC0_QM1_CP_FENCE0_CNT_4 0xCE2368
0451
0452 #define mmNIC0_QM1_CP_FENCE1_CNT_0 0xCE236C
0453
0454 #define mmNIC0_QM1_CP_FENCE1_CNT_1 0xCE2370
0455
0456 #define mmNIC0_QM1_CP_FENCE1_CNT_2 0xCE2374
0457
0458 #define mmNIC0_QM1_CP_FENCE1_CNT_3 0xCE2378
0459
0460 #define mmNIC0_QM1_CP_FENCE1_CNT_4 0xCE237C
0461
0462 #define mmNIC0_QM1_CP_FENCE2_CNT_0 0xCE2380
0463
0464 #define mmNIC0_QM1_CP_FENCE2_CNT_1 0xCE2384
0465
0466 #define mmNIC0_QM1_CP_FENCE2_CNT_2 0xCE2388
0467
0468 #define mmNIC0_QM1_CP_FENCE2_CNT_3 0xCE238C
0469
0470 #define mmNIC0_QM1_CP_FENCE2_CNT_4 0xCE2390
0471
0472 #define mmNIC0_QM1_CP_FENCE3_CNT_0 0xCE2394
0473
0474 #define mmNIC0_QM1_CP_FENCE3_CNT_1 0xCE2398
0475
0476 #define mmNIC0_QM1_CP_FENCE3_CNT_2 0xCE239C
0477
0478 #define mmNIC0_QM1_CP_FENCE3_CNT_3 0xCE23A0
0479
0480 #define mmNIC0_QM1_CP_FENCE3_CNT_4 0xCE23A4
0481
0482 #define mmNIC0_QM1_CP_STS_0 0xCE23A8
0483
0484 #define mmNIC0_QM1_CP_STS_1 0xCE23AC
0485
0486 #define mmNIC0_QM1_CP_STS_2 0xCE23B0
0487
0488 #define mmNIC0_QM1_CP_STS_3 0xCE23B4
0489
0490 #define mmNIC0_QM1_CP_STS_4 0xCE23B8
0491
0492 #define mmNIC0_QM1_CP_CURRENT_INST_LO_0 0xCE23BC
0493
0494 #define mmNIC0_QM1_CP_CURRENT_INST_LO_1 0xCE23C0
0495
0496 #define mmNIC0_QM1_CP_CURRENT_INST_LO_2 0xCE23C4
0497
0498 #define mmNIC0_QM1_CP_CURRENT_INST_LO_3 0xCE23C8
0499
0500 #define mmNIC0_QM1_CP_CURRENT_INST_LO_4 0xCE23CC
0501
0502 #define mmNIC0_QM1_CP_CURRENT_INST_HI_0 0xCE23D0
0503
0504 #define mmNIC0_QM1_CP_CURRENT_INST_HI_1 0xCE23D4
0505
0506 #define mmNIC0_QM1_CP_CURRENT_INST_HI_2 0xCE23D8
0507
0508 #define mmNIC0_QM1_CP_CURRENT_INST_HI_3 0xCE23DC
0509
0510 #define mmNIC0_QM1_CP_CURRENT_INST_HI_4 0xCE23E0
0511
0512 #define mmNIC0_QM1_CP_BARRIER_CFG_0 0xCE23F4
0513
0514 #define mmNIC0_QM1_CP_BARRIER_CFG_1 0xCE23F8
0515
0516 #define mmNIC0_QM1_CP_BARRIER_CFG_2 0xCE23FC
0517
0518 #define mmNIC0_QM1_CP_BARRIER_CFG_3 0xCE2400
0519
0520 #define mmNIC0_QM1_CP_BARRIER_CFG_4 0xCE2404
0521
0522 #define mmNIC0_QM1_CP_DBG_0_0 0xCE2408
0523
0524 #define mmNIC0_QM1_CP_DBG_0_1 0xCE240C
0525
0526 #define mmNIC0_QM1_CP_DBG_0_2 0xCE2410
0527
0528 #define mmNIC0_QM1_CP_DBG_0_3 0xCE2414
0529
0530 #define mmNIC0_QM1_CP_DBG_0_4 0xCE2418
0531
0532 #define mmNIC0_QM1_CP_ARUSER_31_11_0 0xCE241C
0533
0534 #define mmNIC0_QM1_CP_ARUSER_31_11_1 0xCE2420
0535
0536 #define mmNIC0_QM1_CP_ARUSER_31_11_2 0xCE2424
0537
0538 #define mmNIC0_QM1_CP_ARUSER_31_11_3 0xCE2428
0539
0540 #define mmNIC0_QM1_CP_ARUSER_31_11_4 0xCE242C
0541
0542 #define mmNIC0_QM1_CP_AWUSER_31_11_0 0xCE2430
0543
0544 #define mmNIC0_QM1_CP_AWUSER_31_11_1 0xCE2434
0545
0546 #define mmNIC0_QM1_CP_AWUSER_31_11_2 0xCE2438
0547
0548 #define mmNIC0_QM1_CP_AWUSER_31_11_3 0xCE243C
0549
0550 #define mmNIC0_QM1_CP_AWUSER_31_11_4 0xCE2440
0551
0552 #define mmNIC0_QM1_ARB_CFG_0 0xCE2A00
0553
0554 #define mmNIC0_QM1_ARB_CHOISE_Q_PUSH 0xCE2A04
0555
0556 #define mmNIC0_QM1_ARB_WRR_WEIGHT_0 0xCE2A08
0557
0558 #define mmNIC0_QM1_ARB_WRR_WEIGHT_1 0xCE2A0C
0559
0560 #define mmNIC0_QM1_ARB_WRR_WEIGHT_2 0xCE2A10
0561
0562 #define mmNIC0_QM1_ARB_WRR_WEIGHT_3 0xCE2A14
0563
0564 #define mmNIC0_QM1_ARB_CFG_1 0xCE2A18
0565
0566 #define mmNIC0_QM1_ARB_MST_AVAIL_CRED_0 0xCE2A20
0567
0568 #define mmNIC0_QM1_ARB_MST_AVAIL_CRED_1 0xCE2A24
0569
0570 #define mmNIC0_QM1_ARB_MST_AVAIL_CRED_2 0xCE2A28
0571
0572 #define mmNIC0_QM1_ARB_MST_AVAIL_CRED_3 0xCE2A2C
0573
0574 #define mmNIC0_QM1_ARB_MST_AVAIL_CRED_4 0xCE2A30
0575
0576 #define mmNIC0_QM1_ARB_MST_AVAIL_CRED_5 0xCE2A34
0577
0578 #define mmNIC0_QM1_ARB_MST_AVAIL_CRED_6 0xCE2A38
0579
0580 #define mmNIC0_QM1_ARB_MST_AVAIL_CRED_7 0xCE2A3C
0581
0582 #define mmNIC0_QM1_ARB_MST_AVAIL_CRED_8 0xCE2A40
0583
0584 #define mmNIC0_QM1_ARB_MST_AVAIL_CRED_9 0xCE2A44
0585
0586 #define mmNIC0_QM1_ARB_MST_AVAIL_CRED_10 0xCE2A48
0587
0588 #define mmNIC0_QM1_ARB_MST_AVAIL_CRED_11 0xCE2A4C
0589
0590 #define mmNIC0_QM1_ARB_MST_AVAIL_CRED_12 0xCE2A50
0591
0592 #define mmNIC0_QM1_ARB_MST_AVAIL_CRED_13 0xCE2A54
0593
0594 #define mmNIC0_QM1_ARB_MST_AVAIL_CRED_14 0xCE2A58
0595
0596 #define mmNIC0_QM1_ARB_MST_AVAIL_CRED_15 0xCE2A5C
0597
0598 #define mmNIC0_QM1_ARB_MST_AVAIL_CRED_16 0xCE2A60
0599
0600 #define mmNIC0_QM1_ARB_MST_AVAIL_CRED_17 0xCE2A64
0601
0602 #define mmNIC0_QM1_ARB_MST_AVAIL_CRED_18 0xCE2A68
0603
0604 #define mmNIC0_QM1_ARB_MST_AVAIL_CRED_19 0xCE2A6C
0605
0606 #define mmNIC0_QM1_ARB_MST_AVAIL_CRED_20 0xCE2A70
0607
0608 #define mmNIC0_QM1_ARB_MST_AVAIL_CRED_21 0xCE2A74
0609
0610 #define mmNIC0_QM1_ARB_MST_AVAIL_CRED_22 0xCE2A78
0611
0612 #define mmNIC0_QM1_ARB_MST_AVAIL_CRED_23 0xCE2A7C
0613
0614 #define mmNIC0_QM1_ARB_MST_AVAIL_CRED_24 0xCE2A80
0615
0616 #define mmNIC0_QM1_ARB_MST_AVAIL_CRED_25 0xCE2A84
0617
0618 #define mmNIC0_QM1_ARB_MST_AVAIL_CRED_26 0xCE2A88
0619
0620 #define mmNIC0_QM1_ARB_MST_AVAIL_CRED_27 0xCE2A8C
0621
0622 #define mmNIC0_QM1_ARB_MST_AVAIL_CRED_28 0xCE2A90
0623
0624 #define mmNIC0_QM1_ARB_MST_AVAIL_CRED_29 0xCE2A94
0625
0626 #define mmNIC0_QM1_ARB_MST_AVAIL_CRED_30 0xCE2A98
0627
0628 #define mmNIC0_QM1_ARB_MST_AVAIL_CRED_31 0xCE2A9C
0629
0630 #define mmNIC0_QM1_ARB_MST_CRED_INC 0xCE2AA0
0631
0632 #define mmNIC0_QM1_ARB_MST_CHOISE_PUSH_OFST_0 0xCE2AA4
0633
0634 #define mmNIC0_QM1_ARB_MST_CHOISE_PUSH_OFST_1 0xCE2AA8
0635
0636 #define mmNIC0_QM1_ARB_MST_CHOISE_PUSH_OFST_2 0xCE2AAC
0637
0638 #define mmNIC0_QM1_ARB_MST_CHOISE_PUSH_OFST_3 0xCE2AB0
0639
0640 #define mmNIC0_QM1_ARB_MST_CHOISE_PUSH_OFST_4 0xCE2AB4
0641
0642 #define mmNIC0_QM1_ARB_MST_CHOISE_PUSH_OFST_5 0xCE2AB8
0643
0644 #define mmNIC0_QM1_ARB_MST_CHOISE_PUSH_OFST_6 0xCE2ABC
0645
0646 #define mmNIC0_QM1_ARB_MST_CHOISE_PUSH_OFST_7 0xCE2AC0
0647
0648 #define mmNIC0_QM1_ARB_MST_CHOISE_PUSH_OFST_8 0xCE2AC4
0649
0650 #define mmNIC0_QM1_ARB_MST_CHOISE_PUSH_OFST_9 0xCE2AC8
0651
0652 #define mmNIC0_QM1_ARB_MST_CHOISE_PUSH_OFST_10 0xCE2ACC
0653
0654 #define mmNIC0_QM1_ARB_MST_CHOISE_PUSH_OFST_11 0xCE2AD0
0655
0656 #define mmNIC0_QM1_ARB_MST_CHOISE_PUSH_OFST_12 0xCE2AD4
0657
0658 #define mmNIC0_QM1_ARB_MST_CHOISE_PUSH_OFST_13 0xCE2AD8
0659
0660 #define mmNIC0_QM1_ARB_MST_CHOISE_PUSH_OFST_14 0xCE2ADC
0661
0662 #define mmNIC0_QM1_ARB_MST_CHOISE_PUSH_OFST_15 0xCE2AE0
0663
0664 #define mmNIC0_QM1_ARB_MST_CHOISE_PUSH_OFST_16 0xCE2AE4
0665
0666 #define mmNIC0_QM1_ARB_MST_CHOISE_PUSH_OFST_17 0xCE2AE8
0667
0668 #define mmNIC0_QM1_ARB_MST_CHOISE_PUSH_OFST_18 0xCE2AEC
0669
0670 #define mmNIC0_QM1_ARB_MST_CHOISE_PUSH_OFST_19 0xCE2AF0
0671
0672 #define mmNIC0_QM1_ARB_MST_CHOISE_PUSH_OFST_20 0xCE2AF4
0673
0674 #define mmNIC0_QM1_ARB_MST_CHOISE_PUSH_OFST_21 0xCE2AF8
0675
0676 #define mmNIC0_QM1_ARB_MST_CHOISE_PUSH_OFST_22 0xCE2AFC
0677
0678 #define mmNIC0_QM1_ARB_MST_CHOISE_PUSH_OFST_23 0xCE2B00
0679
0680 #define mmNIC0_QM1_ARB_MST_CHOISE_PUSH_OFST_24 0xCE2B04
0681
0682 #define mmNIC0_QM1_ARB_MST_CHOISE_PUSH_OFST_25 0xCE2B08
0683
0684 #define mmNIC0_QM1_ARB_MST_CHOISE_PUSH_OFST_26 0xCE2B0C
0685
0686 #define mmNIC0_QM1_ARB_MST_CHOISE_PUSH_OFST_27 0xCE2B10
0687
0688 #define mmNIC0_QM1_ARB_MST_CHOISE_PUSH_OFST_28 0xCE2B14
0689
0690 #define mmNIC0_QM1_ARB_MST_CHOISE_PUSH_OFST_29 0xCE2B18
0691
0692 #define mmNIC0_QM1_ARB_MST_CHOISE_PUSH_OFST_30 0xCE2B1C
0693
0694 #define mmNIC0_QM1_ARB_MST_CHOISE_PUSH_OFST_31 0xCE2B20
0695
0696 #define mmNIC0_QM1_ARB_SLV_MASTER_INC_CRED_OFST 0xCE2B28
0697
0698 #define mmNIC0_QM1_ARB_MST_SLAVE_EN 0xCE2B2C
0699
0700 #define mmNIC0_QM1_ARB_MST_QUIET_PER 0xCE2B34
0701
0702 #define mmNIC0_QM1_ARB_SLV_CHOISE_WDT 0xCE2B38
0703
0704 #define mmNIC0_QM1_ARB_SLV_ID 0xCE2B3C
0705
0706 #define mmNIC0_QM1_ARB_MSG_MAX_INFLIGHT 0xCE2B44
0707
0708 #define mmNIC0_QM1_ARB_MSG_AWUSER_31_11 0xCE2B48
0709
0710 #define mmNIC0_QM1_ARB_MSG_AWUSER_SEC_PROP 0xCE2B4C
0711
0712 #define mmNIC0_QM1_ARB_MSG_AWUSER_NON_SEC_PROP 0xCE2B50
0713
0714 #define mmNIC0_QM1_ARB_BASE_LO 0xCE2B54
0715
0716 #define mmNIC0_QM1_ARB_BASE_HI 0xCE2B58
0717
0718 #define mmNIC0_QM1_ARB_STATE_STS 0xCE2B80
0719
0720 #define mmNIC0_QM1_ARB_CHOISE_FULLNESS_STS 0xCE2B84
0721
0722 #define mmNIC0_QM1_ARB_MSG_STS 0xCE2B88
0723
0724 #define mmNIC0_QM1_ARB_SLV_CHOISE_Q_HEAD 0xCE2B8C
0725
0726 #define mmNIC0_QM1_ARB_ERR_CAUSE 0xCE2B9C
0727
0728 #define mmNIC0_QM1_ARB_ERR_MSG_EN 0xCE2BA0
0729
0730 #define mmNIC0_QM1_ARB_ERR_STS_DRP 0xCE2BA8
0731
0732 #define mmNIC0_QM1_ARB_MST_CRED_STS_0 0xCE2BB0
0733
0734 #define mmNIC0_QM1_ARB_MST_CRED_STS_1 0xCE2BB4
0735
0736 #define mmNIC0_QM1_ARB_MST_CRED_STS_2 0xCE2BB8
0737
0738 #define mmNIC0_QM1_ARB_MST_CRED_STS_3 0xCE2BBC
0739
0740 #define mmNIC0_QM1_ARB_MST_CRED_STS_4 0xCE2BC0
0741
0742 #define mmNIC0_QM1_ARB_MST_CRED_STS_5 0xCE2BC4
0743
0744 #define mmNIC0_QM1_ARB_MST_CRED_STS_6 0xCE2BC8
0745
0746 #define mmNIC0_QM1_ARB_MST_CRED_STS_7 0xCE2BCC
0747
0748 #define mmNIC0_QM1_ARB_MST_CRED_STS_8 0xCE2BD0
0749
0750 #define mmNIC0_QM1_ARB_MST_CRED_STS_9 0xCE2BD4
0751
0752 #define mmNIC0_QM1_ARB_MST_CRED_STS_10 0xCE2BD8
0753
0754 #define mmNIC0_QM1_ARB_MST_CRED_STS_11 0xCE2BDC
0755
0756 #define mmNIC0_QM1_ARB_MST_CRED_STS_12 0xCE2BE0
0757
0758 #define mmNIC0_QM1_ARB_MST_CRED_STS_13 0xCE2BE4
0759
0760 #define mmNIC0_QM1_ARB_MST_CRED_STS_14 0xCE2BE8
0761
0762 #define mmNIC0_QM1_ARB_MST_CRED_STS_15 0xCE2BEC
0763
0764 #define mmNIC0_QM1_ARB_MST_CRED_STS_16 0xCE2BF0
0765
0766 #define mmNIC0_QM1_ARB_MST_CRED_STS_17 0xCE2BF4
0767
0768 #define mmNIC0_QM1_ARB_MST_CRED_STS_18 0xCE2BF8
0769
0770 #define mmNIC0_QM1_ARB_MST_CRED_STS_19 0xCE2BFC
0771
0772 #define mmNIC0_QM1_ARB_MST_CRED_STS_20 0xCE2C00
0773
0774 #define mmNIC0_QM1_ARB_MST_CRED_STS_21 0xCE2C04
0775
0776 #define mmNIC0_QM1_ARB_MST_CRED_STS_22 0xCE2C08
0777
0778 #define mmNIC0_QM1_ARB_MST_CRED_STS_23 0xCE2C0C
0779
0780 #define mmNIC0_QM1_ARB_MST_CRED_STS_24 0xCE2C10
0781
0782 #define mmNIC0_QM1_ARB_MST_CRED_STS_25 0xCE2C14
0783
0784 #define mmNIC0_QM1_ARB_MST_CRED_STS_26 0xCE2C18
0785
0786 #define mmNIC0_QM1_ARB_MST_CRED_STS_27 0xCE2C1C
0787
0788 #define mmNIC0_QM1_ARB_MST_CRED_STS_28 0xCE2C20
0789
0790 #define mmNIC0_QM1_ARB_MST_CRED_STS_29 0xCE2C24
0791
0792 #define mmNIC0_QM1_ARB_MST_CRED_STS_30 0xCE2C28
0793
0794 #define mmNIC0_QM1_ARB_MST_CRED_STS_31 0xCE2C2C
0795
0796 #define mmNIC0_QM1_CGM_CFG 0xCE2C70
0797
0798 #define mmNIC0_QM1_CGM_STS 0xCE2C74
0799
0800 #define mmNIC0_QM1_CGM_CFG1 0xCE2C78
0801
0802 #define mmNIC0_QM1_LOCAL_RANGE_BASE 0xCE2C80
0803
0804 #define mmNIC0_QM1_LOCAL_RANGE_SIZE 0xCE2C84
0805
0806 #define mmNIC0_QM1_CSMR_STRICT_PRIO_CFG 0xCE2C90
0807
0808 #define mmNIC0_QM1_HBW_RD_RATE_LIM_CFG_1 0xCE2C94
0809
0810 #define mmNIC0_QM1_LBW_WR_RATE_LIM_CFG_0 0xCE2C98
0811
0812 #define mmNIC0_QM1_LBW_WR_RATE_LIM_CFG_1 0xCE2C9C
0813
0814 #define mmNIC0_QM1_HBW_RD_RATE_LIM_CFG_0 0xCE2CA0
0815
0816 #define mmNIC0_QM1_GLBL_AXCACHE 0xCE2CA4
0817
0818 #define mmNIC0_QM1_IND_GW_APB_CFG 0xCE2CB0
0819
0820 #define mmNIC0_QM1_IND_GW_APB_WDATA 0xCE2CB4
0821
0822 #define mmNIC0_QM1_IND_GW_APB_RDATA 0xCE2CB8
0823
0824 #define mmNIC0_QM1_IND_GW_APB_STATUS 0xCE2CBC
0825
0826 #define mmNIC0_QM1_GLBL_ERR_ADDR_LO 0xCE2CD0
0827
0828 #define mmNIC0_QM1_GLBL_ERR_ADDR_HI 0xCE2CD4
0829
0830 #define mmNIC0_QM1_GLBL_ERR_WDATA 0xCE2CD8
0831
0832 #define mmNIC0_QM1_GLBL_MEM_INIT_BUSY 0xCE2D00
0833
0834 #endif