Back to home page

OSCL-LXR

 
 

    


0001 # SPDX-License-Identifier: GPL-2.0
0002 ifeq ($(CONFIG_ARCH_OMAP2PLUS), y)
0003 
0004 obj-y                                   += clk.o autoidle.o clockdomain.o
0005 clk-common                              = dpll.o composite.o divider.o gate.o \
0006                                           fixed-factor.o mux.o apll.o \
0007                                           clkt_dpll.o clkt_iclk.o clkt_dflt.o \
0008                                           clkctrl.o
0009 obj-$(CONFIG_SOC_AM33XX)                += $(clk-common) clk-33xx.o dpll3xxx.o
0010 obj-$(CONFIG_SOC_TI81XX)                += $(clk-common) fapll.o clk-814x.o clk-816x.o
0011 obj-$(CONFIG_ARCH_OMAP2)                += $(clk-common) interface.o clk-2xxx.o
0012 obj-$(CONFIG_ARCH_OMAP3)                += $(clk-common) interface.o \
0013                                            clk-3xxx.o dpll3xxx.o
0014 obj-$(CONFIG_ARCH_OMAP4)                += $(clk-common) clk-44xx.o \
0015                                            dpll3xxx.o dpll44xx.o
0016 obj-$(CONFIG_SOC_OMAP5)                 += $(clk-common) clk-54xx.o \
0017                                            dpll3xxx.o dpll44xx.o
0018 obj-$(CONFIG_SOC_DRA7XX)                += $(clk-common) clk-7xx.o \
0019                                            clk-dra7-atl.o dpll3xxx.o \
0020                                            dpll44xx.o
0021 
0022 obj-$(CONFIG_SOC_AM43XX)                += $(clk-common) dpll3xxx.o clk-43xx.o
0023 
0024 endif   # CONFIG_ARCH_OMAP2PLUS
0025 
0026 obj-$(CONFIG_COMMON_CLK_TI_ADPLL)       += adpll.o