Back to home page

OSCL-LXR

 
 

    


0001 /* SPDX-License-Identifier: GPL-2.0 */
0002 /*
0003  * Copyright (c) 2003 Simtec Electronics <linux@simtec.co.uk>
0004  *            http://www.simtec.co.uk/products/SWLINUX/
0005  */
0006 
0007 
0008 #ifndef ___ASM_ARCH_REGS_IRQ_H
0009 #define ___ASM_ARCH_REGS_IRQ_H
0010 
0011 #include "map-s3c.h"
0012 
0013 /* interrupt controller */
0014 
0015 #define S3C2410_IRQREG(x)   ((x) + S3C24XX_VA_IRQ)
0016 #define S3C2410_EINTREG(x)  ((x) + S3C24XX_VA_GPIO)
0017 #define S3C24XX_EINTREG(x)  ((x) + S3C24XX_VA_GPIO2)
0018 
0019 #define S3C2410_SRCPND         S3C2410_IRQREG(0x000)
0020 #define S3C2410_INTMOD         S3C2410_IRQREG(0x004)
0021 #define S3C2410_INTMSK         S3C2410_IRQREG(0x008)
0022 #define S3C2410_PRIORITY       S3C2410_IRQREG(0x00C)
0023 #define S3C2410_INTPND         S3C2410_IRQREG(0x010)
0024 #define S3C2410_INTOFFSET      S3C2410_IRQREG(0x014)
0025 #define S3C2410_SUBSRCPND      S3C2410_IRQREG(0x018)
0026 #define S3C2410_INTSUBMSK      S3C2410_IRQREG(0x01C)
0027 
0028 #define S3C2416_PRIORITY_MODE1      S3C2410_IRQREG(0x030)
0029 #define S3C2416_PRIORITY_UPDATE1    S3C2410_IRQREG(0x034)
0030 #define S3C2416_SRCPND2         S3C2410_IRQREG(0x040)
0031 #define S3C2416_INTMOD2         S3C2410_IRQREG(0x044)
0032 #define S3C2416_INTMSK2         S3C2410_IRQREG(0x048)
0033 #define S3C2416_INTPND2         S3C2410_IRQREG(0x050)
0034 #define S3C2416_INTOFFSET2      S3C2410_IRQREG(0x054)
0035 #define S3C2416_PRIORITY_MODE2      S3C2410_IRQREG(0x070)
0036 #define S3C2416_PRIORITY_UPDATE2    S3C2410_IRQREG(0x074)
0037 
0038 /* mask: 0=enable, 1=disable
0039  * 1 bit EINT, 4=EINT4, 23=EINT23
0040  * EINT0,1,2,3 are not handled here.
0041 */
0042 
0043 #define S3C2410_EINTMASK       S3C2410_EINTREG(0x0A4)
0044 #define S3C2410_EINTPEND       S3C2410_EINTREG(0X0A8)
0045 #define S3C2412_EINTMASK       S3C2410_EINTREG(0x0B4)
0046 #define S3C2412_EINTPEND       S3C2410_EINTREG(0X0B8)
0047 
0048 #define S3C24XX_EINTMASK       S3C24XX_EINTREG(0x0A4)
0049 #define S3C24XX_EINTPEND       S3C24XX_EINTREG(0X0A8)
0050 
0051 #endif /* ___ASM_ARCH_REGS_IRQ_H */