Back to home page

OSCL-LXR

 
 

    


0001 /* SPDX-License-Identifier: GPL-2.0-only */
0002 /*
0003  * Hardware specific definitions for SL-Cx000 series of PDAs
0004  *
0005  * Copyright (c) 2005 Alexander Wykes
0006  * Copyright (c) 2005 Richard Purdie
0007  *
0008  * Based on Sharp's 2.4 kernel patches
0009  */
0010 #ifndef __ASM_ARCH_SPITZ_H
0011 #define __ASM_ARCH_SPITZ_H  1
0012 #endif
0013 
0014 #include "irqs.h" /* PXA_NR_BUILTIN_GPIO, PXA_GPIO_TO_IRQ */
0015 #include <linux/fb.h>
0016 
0017 /* Spitz/Akita GPIOs */
0018 
0019 #define SPITZ_GPIO_KEY_INT         (0) /* Key Interrupt */
0020 #define SPITZ_GPIO_RESET           (1)
0021 #define SPITZ_GPIO_nSD_DETECT      (9)
0022 #define SPITZ_GPIO_TP_INT          (11) /* Touch Panel interrupt */
0023 #define SPITZ_GPIO_AK_INT          (13) /* Remote Control */
0024 #define SPITZ_GPIO_ADS7846_CS      (14)
0025 #define SPITZ_GPIO_SYNC            (16)
0026 #define SPITZ_GPIO_MAX1111_CS      (20)
0027 #define SPITZ_GPIO_FATAL_BAT       (21)
0028 #define SPITZ_GPIO_HSYNC           (22)
0029 #define SPITZ_GPIO_nSD_CLK         (32)
0030 #define SPITZ_GPIO_USB_DEVICE      (35)
0031 #define SPITZ_GPIO_USB_HOST        (37)
0032 #define SPITZ_GPIO_USB_CONNECT     (41)
0033 #define SPITZ_GPIO_LCDCON_CS       (53)
0034 #define SPITZ_GPIO_nPCE            (54)
0035 #define SPITZ_GPIO_nSD_WP          (81)
0036 #define SPITZ_GPIO_ON_RESET        (89)
0037 #define SPITZ_GPIO_BAT_COVER       (90)
0038 #define SPITZ_GPIO_CF_CD           (94)
0039 #define SPITZ_GPIO_ON_KEY          (95)
0040 #define SPITZ_GPIO_SWA             (97)
0041 #define SPITZ_GPIO_SWB             (96)
0042 #define SPITZ_GPIO_CHRG_FULL       (101)
0043 #define SPITZ_GPIO_CO              (101)
0044 #define SPITZ_GPIO_CF_IRQ          (105)
0045 #define SPITZ_GPIO_AC_IN           (115)
0046 #define SPITZ_GPIO_HP_IN           (116)
0047 
0048 /* Spitz Only GPIOs */
0049 
0050 #define SPITZ_GPIO_CF2_IRQ         (106) /* CF slot1 Ready */
0051 #define SPITZ_GPIO_CF2_CD          (93)
0052 
0053 
0054 /* Spitz/Akita Keyboard Definitions */
0055 
0056 #define SPITZ_KEY_STROBE_NUM         (11)
0057 #define SPITZ_KEY_SENSE_NUM          (7)
0058 #define SPITZ_GPIO_G0_STROBE_BIT     0x0f800000
0059 #define SPITZ_GPIO_G1_STROBE_BIT     0x00100000
0060 #define SPITZ_GPIO_G2_STROBE_BIT     0x01000000
0061 #define SPITZ_GPIO_G3_STROBE_BIT     0x00041880
0062 #define SPITZ_GPIO_G0_SENSE_BIT      0x00021000
0063 #define SPITZ_GPIO_G1_SENSE_BIT      0x000000d4
0064 #define SPITZ_GPIO_G2_SENSE_BIT      0x08000000
0065 #define SPITZ_GPIO_G3_SENSE_BIT      0x00000000
0066 
0067 #define SPITZ_GPIO_KEY_STROBE0       88
0068 #define SPITZ_GPIO_KEY_STROBE1       23
0069 #define SPITZ_GPIO_KEY_STROBE2       24
0070 #define SPITZ_GPIO_KEY_STROBE3       25
0071 #define SPITZ_GPIO_KEY_STROBE4       26
0072 #define SPITZ_GPIO_KEY_STROBE5       27
0073 #define SPITZ_GPIO_KEY_STROBE6       52
0074 #define SPITZ_GPIO_KEY_STROBE7       103
0075 #define SPITZ_GPIO_KEY_STROBE8       107
0076 #define SPITZ_GPIO_KEY_STROBE9       108
0077 #define SPITZ_GPIO_KEY_STROBE10      114
0078 
0079 #define SPITZ_GPIO_KEY_SENSE0        12
0080 #define SPITZ_GPIO_KEY_SENSE1        17
0081 #define SPITZ_GPIO_KEY_SENSE2        91
0082 #define SPITZ_GPIO_KEY_SENSE3        34
0083 #define SPITZ_GPIO_KEY_SENSE4        36
0084 #define SPITZ_GPIO_KEY_SENSE5        38
0085 #define SPITZ_GPIO_KEY_SENSE6        39
0086 
0087 
0088 /* Spitz Scoop Device (No. 1) GPIOs */
0089 /* Suspend States in comments */
0090 #define SPITZ_SCP_LED_GREEN     SCOOP_GPCR_PA11  /* Keep */
0091 #define SPITZ_SCP_JK_B          SCOOP_GPCR_PA12  /* Keep */
0092 #define SPITZ_SCP_CHRG_ON       SCOOP_GPCR_PA13  /* Keep */
0093 #define SPITZ_SCP_MUTE_L        SCOOP_GPCR_PA14  /* Low */
0094 #define SPITZ_SCP_MUTE_R        SCOOP_GPCR_PA15  /* Low */
0095 #define SPITZ_SCP_CF_POWER      SCOOP_GPCR_PA16  /* Keep */
0096 #define SPITZ_SCP_LED_ORANGE    SCOOP_GPCR_PA17  /* Keep */
0097 #define SPITZ_SCP_JK_A          SCOOP_GPCR_PA18  /* Low */
0098 #define SPITZ_SCP_ADC_TEMP_ON   SCOOP_GPCR_PA19  /* Low */
0099 
0100 #define SPITZ_SCP_IO_DIR      (SPITZ_SCP_JK_B | SPITZ_SCP_CHRG_ON | \
0101                                SPITZ_SCP_MUTE_L | SPITZ_SCP_MUTE_R | \
0102                                SPITZ_SCP_CF_POWER | SPITZ_SCP_JK_A | SPITZ_SCP_ADC_TEMP_ON)
0103 #define SPITZ_SCP_IO_OUT      (SPITZ_SCP_CHRG_ON | SPITZ_SCP_MUTE_L | SPITZ_SCP_MUTE_R)
0104 #define SPITZ_SCP_SUS_CLR     (SPITZ_SCP_MUTE_L | SPITZ_SCP_MUTE_R | SPITZ_SCP_JK_A | SPITZ_SCP_ADC_TEMP_ON)
0105 #define SPITZ_SCP_SUS_SET     0
0106 
0107 #define SPITZ_SCP_GPIO_BASE (PXA_NR_BUILTIN_GPIO)
0108 #define SPITZ_GPIO_LED_GREEN    (SPITZ_SCP_GPIO_BASE + 0)
0109 #define SPITZ_GPIO_JK_B     (SPITZ_SCP_GPIO_BASE + 1)
0110 #define SPITZ_GPIO_CHRG_ON  (SPITZ_SCP_GPIO_BASE + 2)
0111 #define SPITZ_GPIO_MUTE_L   (SPITZ_SCP_GPIO_BASE + 3)
0112 #define SPITZ_GPIO_MUTE_R   (SPITZ_SCP_GPIO_BASE + 4)
0113 #define SPITZ_GPIO_CF_POWER (SPITZ_SCP_GPIO_BASE + 5)
0114 #define SPITZ_GPIO_LED_ORANGE   (SPITZ_SCP_GPIO_BASE + 6)
0115 #define SPITZ_GPIO_JK_A     (SPITZ_SCP_GPIO_BASE + 7)
0116 #define SPITZ_GPIO_ADC_TEMP_ON  (SPITZ_SCP_GPIO_BASE + 8)
0117 
0118 /* Spitz Scoop Device (No. 2) GPIOs */
0119 /* Suspend States in comments */
0120 #define SPITZ_SCP2_IR_ON           SCOOP_GPCR_PA11  /* High */
0121 #define SPITZ_SCP2_AKIN_PULLUP     SCOOP_GPCR_PA12  /* Keep */
0122 #define SPITZ_SCP2_RESERVED_1      SCOOP_GPCR_PA13  /* High */
0123 #define SPITZ_SCP2_RESERVED_2      SCOOP_GPCR_PA14  /* Low */
0124 #define SPITZ_SCP2_RESERVED_3      SCOOP_GPCR_PA15  /* Low */
0125 #define SPITZ_SCP2_RESERVED_4      SCOOP_GPCR_PA16  /* Low */
0126 #define SPITZ_SCP2_BACKLIGHT_CONT  SCOOP_GPCR_PA17  /* Low */
0127 #define SPITZ_SCP2_BACKLIGHT_ON    SCOOP_GPCR_PA18  /* Low */
0128 #define SPITZ_SCP2_MIC_BIAS        SCOOP_GPCR_PA19  /* Low */
0129 
0130 #define SPITZ_SCP2_IO_DIR (SPITZ_SCP2_AKIN_PULLUP | SPITZ_SCP2_RESERVED_1 | \
0131                            SPITZ_SCP2_RESERVED_2 | SPITZ_SCP2_RESERVED_3 | SPITZ_SCP2_RESERVED_4 | \
0132                            SPITZ_SCP2_BACKLIGHT_CONT | SPITZ_SCP2_BACKLIGHT_ON | SPITZ_SCP2_MIC_BIAS)
0133 
0134 #define SPITZ_SCP2_IO_OUT   (SPITZ_SCP2_AKIN_PULLUP | SPITZ_SCP2_RESERVED_1)
0135 #define SPITZ_SCP2_SUS_CLR  (SPITZ_SCP2_RESERVED_2 | SPITZ_SCP2_RESERVED_3 | SPITZ_SCP2_RESERVED_4 | \
0136                              SPITZ_SCP2_BACKLIGHT_CONT | SPITZ_SCP2_BACKLIGHT_ON | SPITZ_SCP2_MIC_BIAS)
0137 #define SPITZ_SCP2_SUS_SET  (SPITZ_SCP2_IR_ON | SPITZ_SCP2_RESERVED_1)
0138 
0139 #define SPITZ_SCP2_GPIO_BASE        (PXA_NR_BUILTIN_GPIO + 12)
0140 #define SPITZ_GPIO_IR_ON        (SPITZ_SCP2_GPIO_BASE + 0)
0141 #define SPITZ_GPIO_AKIN_PULLUP      (SPITZ_SCP2_GPIO_BASE + 1)
0142 #define SPITZ_GPIO_RESERVED_1       (SPITZ_SCP2_GPIO_BASE + 2)
0143 #define SPITZ_GPIO_RESERVED_2       (SPITZ_SCP2_GPIO_BASE + 3)
0144 #define SPITZ_GPIO_RESERVED_3       (SPITZ_SCP2_GPIO_BASE + 4)
0145 #define SPITZ_GPIO_RESERVED_4       (SPITZ_SCP2_GPIO_BASE + 5)
0146 #define SPITZ_GPIO_BACKLIGHT_CONT   (SPITZ_SCP2_GPIO_BASE + 6)
0147 #define SPITZ_GPIO_BACKLIGHT_ON     (SPITZ_SCP2_GPIO_BASE + 7)
0148 #define SPITZ_GPIO_MIC_BIAS     (SPITZ_SCP2_GPIO_BASE + 8)
0149 
0150 /* Akita IO Expander GPIOs */
0151 #define AKITA_IOEXP_GPIO_BASE       (PXA_NR_BUILTIN_GPIO + 12)
0152 #define AKITA_GPIO_RESERVED_0       (AKITA_IOEXP_GPIO_BASE + 0)
0153 #define AKITA_GPIO_RESERVED_1       (AKITA_IOEXP_GPIO_BASE + 1)
0154 #define AKITA_GPIO_MIC_BIAS     (AKITA_IOEXP_GPIO_BASE + 2)
0155 #define AKITA_GPIO_BACKLIGHT_ON     (AKITA_IOEXP_GPIO_BASE + 3)
0156 #define AKITA_GPIO_BACKLIGHT_CONT   (AKITA_IOEXP_GPIO_BASE + 4)
0157 #define AKITA_GPIO_AKIN_PULLUP      (AKITA_IOEXP_GPIO_BASE + 5)
0158 #define AKITA_GPIO_IR_ON        (AKITA_IOEXP_GPIO_BASE + 6)
0159 #define AKITA_GPIO_RESERVED_7       (AKITA_IOEXP_GPIO_BASE + 7)
0160 
0161 /* Spitz IRQ Definitions */
0162 
0163 #define SPITZ_IRQ_GPIO_KEY_INT        PXA_GPIO_TO_IRQ(SPITZ_GPIO_KEY_INT)
0164 #define SPITZ_IRQ_GPIO_AC_IN          PXA_GPIO_TO_IRQ(SPITZ_GPIO_AC_IN)
0165 #define SPITZ_IRQ_GPIO_AK_INT         PXA_GPIO_TO_IRQ(SPITZ_GPIO_AK_INT)
0166 #define SPITZ_IRQ_GPIO_HP_IN          PXA_GPIO_TO_IRQ(SPITZ_GPIO_HP_IN)
0167 #define SPITZ_IRQ_GPIO_TP_INT         PXA_GPIO_TO_IRQ(SPITZ_GPIO_TP_INT)
0168 #define SPITZ_IRQ_GPIO_SYNC           PXA_GPIO_TO_IRQ(SPITZ_GPIO_SYNC)
0169 #define SPITZ_IRQ_GPIO_ON_KEY         PXA_GPIO_TO_IRQ(SPITZ_GPIO_ON_KEY)
0170 #define SPITZ_IRQ_GPIO_SWA            PXA_GPIO_TO_IRQ(SPITZ_GPIO_SWA)
0171 #define SPITZ_IRQ_GPIO_SWB            PXA_GPIO_TO_IRQ(SPITZ_GPIO_SWB)
0172 #define SPITZ_IRQ_GPIO_BAT_COVER      PXA_GPIO_TO_IRQ(SPITZ_GPIO_BAT_COVER)
0173 #define SPITZ_IRQ_GPIO_FATAL_BAT      PXA_GPIO_TO_IRQ(SPITZ_GPIO_FATAL_BAT)
0174 #define SPITZ_IRQ_GPIO_CO             PXA_GPIO_TO_IRQ(SPITZ_GPIO_CO)
0175 #define SPITZ_IRQ_GPIO_CF_IRQ         PXA_GPIO_TO_IRQ(SPITZ_GPIO_CF_IRQ)
0176 #define SPITZ_IRQ_GPIO_CF_CD          PXA_GPIO_TO_IRQ(SPITZ_GPIO_CF_CD)
0177 #define SPITZ_IRQ_GPIO_CF2_IRQ        PXA_GPIO_TO_IRQ(SPITZ_GPIO_CF2_IRQ)
0178 #define SPITZ_IRQ_GPIO_nSD_INT        PXA_GPIO_TO_IRQ(SPITZ_GPIO_nSD_INT)
0179 #define SPITZ_IRQ_GPIO_nSD_DETECT     PXA_GPIO_TO_IRQ(SPITZ_GPIO_nSD_DETECT)
0180 
0181 /*
0182  * Shared data structures
0183  */
0184 extern struct platform_device spitzssp_device;
0185 extern struct sharpsl_charger_machinfo spitz_pm_machinfo;